RS 485接口芯片中的迟滞比较器设计

来源 :现代电子技术 | 被引量 : 7次 | 上传用户:joy197671599
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
基于RS 485通信协议设计接收电路中的比较电路。比较电路采用带有源电流镜的折叠式共源共栅运放,单端输出,在折叠点处增加4个NMOS管为电路提供正反馈,并通过适当的调节其中2个的宽长比来改变迟滞电压的范围。采用CSMC 0.6μm COMS工艺的HSpice仿真结果表明,此电路能够产生大约±200 mV的迟滞电压,并且当数据传输速率达到2.5 Mb/s时也能正常工作,比通常的比较器更能满足RS 485协议的要求。
其他文献
本报讯12月8日,索尼杯2007全国大学生电子设计竞赛颁奖典礼在中国人民大学举行。该赛事两年一届,从1994年起已经举办八届。在前几届本科组的基础上,本次大赛新增了高职高专组,参赛总人数突破20000人,是有史以来规模最大的一届竞赛。  全国27个赛区的学子们经过激烈角逐,来自湖南国防科学技术大学的参赛代表队和来自郑州铁路职业技术学院的参赛代表队从全国6935支参赛代表队中脱颖而出,成为本届竞赛的
分析了太阳能光伏发电过程中最大功率点的原理,以及当前获得最大功率点的几种主要方法,提出了利用模糊控制来获取最大功率点的方法,模糊控制能够有效地克服光伏电池的非线性和时