论文部分内容阅读
利用截止频率为49GHz的0.18-μmCMOS工艺,设计实现了11.6-GHz锁相环电路.该电路由模拟乘法鉴相器、单极点低通滤波器及采用可变负电阻负载的三级环形振荡器构成.在片晶圆测试表明,该芯片在输入速率为11.6GHz、长度为2^31-1伪随机序列的情况下,恢复时钟的均方根抖动为2.2ps.锁相环的跟踪范围为250MHz.环形振荡器在偏离中心频率为10MHz处的单边带相位噪声为-107dBc/Hz.在锁定条件下,锁相环在偏离中心频率为10MHz处的单边带相位噪声为-99dBc/Hz.芯片面积为0.4