倒计数器测频电路的设计与实现

来源 :电子设计工程 | 被引量 : 0次 | 上传用户:genglb119
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
将雷达发射脉冲信号下变频并整形形成中频TTL(晶体管-晶体管逻辑电路)方波信号,根据倒计数器测频的原理,选择二进制同步计数器74LS161三片级联后对该信号进行计数,取信号的300个脉冲形成计数区间,在此区间内用三片级联的74F161对100 MHz的标准方波进行计数,随后将计数结果送入单片机,由单片机计算出当前的中频频率,在控制DDS本振频率合成器对本振输出进行调整,保证中频信号频率稳定在规定范围内,由此构成数字式的雷达自动频率控制系统。
其他文献
属性约简是粗糙集理论研究的核心内容之一。传统的属性约简研究并未考虑决策信息系统的树形结构,为解决这一问题,本文基于粗糙集理论,首先给出了决策信息系统的树形表示结构,
以MC9S12XS128单片机为核心,设计了一种用于弹载计算机电路芯片测试的数字单元测试仪,通过嵌入式编程实现对测试机构电阻测试及电路转换等功能,结合MC9S12XS128单片机良好的稳定
为了实现提高信令网关处理能力的需求,提出了一种基于MPC8306的信令网关系统的设计方案,并完成系统的软硬件设计。该系统的硬件部分主要由主处理器单元、数字交换网络、逻辑处