论文部分内容阅读
为了研制一种锁定时间短、相位噪声低、杂散抑制度高的频率合成技术.采用了直接数字式频率合成器(DDS)驱动锁相环(PLL)的结构。该频率合成器综合了DDS频率转换速度快、频率分辨率高和PLL输出频带宽、输出杂散低的优点。基于该结构研制实现了输出频率范围为700-800MHz的宽带频率合成器,实验结果表明该频率合成器扫描模式△f=-1MHz锁定时间不超过20μs,跳频模式△f=-50MHz的定时间不超过30μs,近端杂散抑制度优于-50dBc。