论文部分内容阅读
设计了一种基于FPGA控制的图像接口,前端CMOS摄像头利用SCCB协议接口获取图像数据,中端利用FIFO和SDRAM构建的二级存储结构实现图像数据的乒乓式存储,终端利用VGA接口实时显示的方案。设计前端利用FPGA作为主控制器,通过SCCB协议接口配置640*480分辨率的CMOS摄像头寄存器;中端将持续输出的图像数据通过WFIFO缓存写入SDRAM中,再通过RFIFO缓存读出SDRAM中的图像数据,其中对SDRAM的读写采用乒乓式结构以解决图像拖影问题;终端FPGA设计严格的VGA时序接口接收R