论文部分内容阅读
提出了一种基于晶体管电流源的1比特DAC电路设计,电路由晶体管、电阻等分立器件构成,电路前端是FPGA将数字信息‘1’和‘0’编码为4路TTL电压脉冲,4路TTL电压脉冲分别控制4路晶体管电流源,然后将输出叠加为“阶梯”余弦信号,最后经过低通滤波得到适合基带传输的模拟信号,电路在ADS软件中仿真验证.