论文部分内容阅读
基于对商用FPGA的研究,分析设计了一种FPGA中的可编程逻辑模块CLB,并对自主研发设计的CLB的逻辑功能正确性进行了仿真验证.仿真的结果表明,所设计的CLB结构能够实现多达九输入的某些布尔函数和分布式随机存储器的功能,所实现的功能更为通用,所采用的查找表组合结构克服了传统查找表随输入端增加而芯片面积呈几何级数增大的缺点.