论文部分内容阅读
在突发OFDM系统中采用短训练序列STS互相关实现符号同步时,要进行大量自相关和互相关运算,硬件实现复杂度高。提出基于STS延迟自相关的符号同步改进算法,降低了硬件实现复杂度。仿真结果表明,该算法在瑞利衰落信道下误码率达10^-3以下,可保证正常通信。硬件设计时通过使用RAM替代移位寄存器、乘法器和累加器复用、公式化简等,减少了电路所需资源。FPGA综合结果表明,该设计占用触发器资源比现有电路节约75%左右,查找表资源节约22%左右。