论文部分内容阅读
分析了锁相环基本工作原理和相位噪声,采用多环路PLL技术成功设计了一种1000-2000 MHz小步进、低相噪频率源。系统利用混频、分频的方法,有效降低输入参考频率源的相位噪声,并满足小步进锁相要求,再使用低分频比、大步进PLL实现最终的低相位噪声输出。经过实测,设计的合成频率源输出步进为10MHz,相位噪声达到-120dBc/Hz@10kHz,满足设计要求。