论文部分内容阅读
针对传统同步开关控制装置操动精度不高且外围硬件电路复杂的状况,提出了以Altera公司的FPGA为核心的基于NiosⅡ软核处理器的智能同步开关控制装置的实现方法;采用SOPC技术和软硬件协同设计思想,用VHDL语言设计相关外设,以嵌入式实时操作系统μC/OS-Ⅱ为系统软件平台,在NiosⅡIDE开发环境中编写软件算法,同时采用定制指令提高系统性能;实际结果证明该控制装置具有良好的实用性和可扩展性。