LDPC码的级联译码算法的改进与实现

来源 :电子科技 | 被引量 : 0次 | 上传用户:myd1977
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
针对中短码长中LDPC码的OSD串行级联译码算法,给出了一种FPGA实现方案。该方案基于FPGA芯片中的块RAM资源,实现了OSD译码中GF(2)上的高斯消元算法,避免了其对逻辑资源的大量消耗。结果表明,该实现方案可在中低端FPGA上实现500 kbit·s^-1吞吐量的LDPC码OSD串行级联译码器。
其他文献
提出了利用Google的Android作为车载虚拟仪表人机界面的软件开发平台。在Android系统框架上实现虚拟仪表的人机界面,阐述了如何对Android现有系统框架进行裁剪和调整,使系统更
西部少数民族女作家的创作,虽然处于双重边缘化的位置,但其鲜明的民族性、地域性、历史性、时代性等审美特征,不仅使她们的作品体现了深厚的民族文化底蕴,而且充满了浓郁的民
东汉的班昭不但给后人留下著名的<女戒>,而且对<汉书>的编纂也做出了重大贡献,她补撰的"八表"使<汉书>成为我国古代第一部本纪、志、表、列传俱备的正史.
针对超近程雷达的高速目标探测问题,提出了一种距离速度解耦合与运动补偿的新方法。通过采用单载频与线性调频连续波(CW+LFMCW)信号组合形式,由CW差拍信号测量目标的无模糊速度,再
提出并采用信号的连续小波包分解的方法对BPSK、QPSK、8PSK数字调制信号进行模式识别。首先,根据3种调制信号的特点设置目标信号模板,然后将其分解到小波包子域形成子域模板