论文部分内容阅读
基于低成本FPGA芯片,设计并成功实现一种应用于千兆网络测试仪中的CRC编解码器方案。首先讨论了CRC原理与实现方法及千兆网络测试仪总体设计,之后给出了CRC编解码器的具体设计实现。经过自环测试以及与其他网络测试仪对测,实现的CRC编解码器有效同步了网络测试仪链路层数据传输速率,功能准确、性能稳定可靠,满足实用化应用的要求,证实是一种适用的实现方案。