同时多线程处理器中基于线程级的功耗评估

来源 :第十三届计算机工程与工艺会议(NCCET09’) | 被引量 : 0次 | 上传用户:zhouyu2
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
同时多线程处理器允许从多个线程同时取指令执行,大大提高了处理器的指令吞吐率.多线程的同时执行产生了较传统单线程处理器更多的功耗,但各线程对总体功耗的贡献不尽相同.本文提出一种应用于同时多线程处理器的基于线程级的功耗评估方法.该方法可以使系统在运行过程中,统计出各线程对各部件的详细功耗情况.该评估方法的使用,可以方便地衡量在多线程运行时,各线程所产生的功耗;利用该评估方法比较了四种不同取指策略下各线程的功耗分布和动态调整情况.该方法为对同时多线程处理器进行基于功耗已知的线程调度和取指策略研究,提供了基础条件.实验表明,基于线程级功耗的评估方法细分后的各线程对各部件的功耗之和与未细分的整个功耗的数据,以及cc1,cc2,cc3的功耗数据完全吻合.
其他文献
差分功耗攻击DPA技术是芯片安全的主要威胁,为了对其进行防护,本文提出了LBDL标准单元库的设计方法,具体描述了使其支持差分布线的设计过程,并对LBDL与门和互补CMOS与门的功
会议
单粒子闩锁SEL(Single Event Latchup)是最具破坏性的单粒子效应之一.本文介绍了SEL发生的原理,分析了抗SEL的关键技术,在此基础上,在商用0.18μm,1.8V CMOS工艺下对标准单元
本文对低功耗设计中的主要漏流产生原因做了详细的论述,为了解决静态存储器的静态功耗,提出了有效降低存储单元的静态功耗的设计技术:浮动自控电源;高K金属栅工艺.
This article deals with the reasons why another ruts are easily produced while filling the ruts about the 20mm deep with two-layer slurry mixture,and the necess
本文介绍了用于EDGE(Enhanced Data Rate for GSM Evolution)手机芯片的循环冗余校验编/译码方案,对循环冗余校验编/译码器的硬件实现方法进行了研究,通过合理复用及对模块进
本文分析了信道编解码中的块内交织和块间交织,讨论了交织技术的硬件实现方法,提出并实现了一种交织器结构,此交织器结构较以往的交织器结构在耗用硬件资源差不多的情况下,减
自从本世纪初美国第一个钢铁成分分析标准物质问世以来,标准物质的研制和应用得到迅速的发展,应用范围不断扩大。从地质、冶金发展到化工、机械、食品、医药、生物、环境、
限幅放大器是接收器前端的关键组成部分,用于保证接收器后级有效拾取高速信号.高增益、高带宽以及较宽的动态输入范围是其基本设计要求.本文基于0.13μm CMOS工艺,设计实现了
会议
本文介绍了一种复用的SIMD移位器实现结构,在性能、面积几个方面达到设计目标.本次设计的移位器为静态桶形移位器,移位译码和结果选择电路使用针对SIMD特点的全定制设计.通过
浮点融合乘加将乘法和加法看成一个不可分割的操作,不对中间结果进行舍入,因此提高了计算精度,降低了操作延时和硬件开销.本文设计了一款遵循IEEE-754-2008最新标准的支持单
会议