600MHz 13读/9写寄存器文件的设计

来源 :第十二届计算机工程与工艺全国学术年会(NCCET'08) | 被引量 : 0次 | 上传用户:lsd
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
本文介绍了一个采用130nm CMOS 工艺,具有22个端口(13读/9写)的32×32位寄存器文件的电路设计技术.该寄存器文件设计了定向通路来改善读操作时序,采用了端口复用、分体布局、门控时钟等技术来提高性能、降低功耗和减少面积.寄存器文件的版图面积为480×560um2,与不采用端口复用的寄存器文件相比减少了19%;在典型条件下工作频率可以达到600M,平均功耗为21mW.
其他文献
在SoC和嵌入式系统设计中,软硬件协同设计已经成为一个难点.本文提出了三种基于SystemC的软硬件协同设计的方法,分析了它们的优缺点和应用范围.由于SystemC同时拥有强大的软
介绍了四种异常数据检测的方法,提出一种基于Mahalanobis距离等统计量的异常数据检测的方法,并用于软件项目历史数据分析中,显著提高了估算模型的拟合度。
本文设计实现了一套完整的实验室设备管理系统,并加入了数据挖掘和决策支持功能,通过决策树算法和时间序列算法对设备运营信息进行分析挖掘,为决策者提供准确、有效的决策支
会议
本文采用直接模拟、伪随机生成等方法对DSP定点处理器功能部件的RTL设计进行功能验证.采用NC-Vetilog模拟器和功能模型提取工具TranSpirit相结合的新方法对全定制模块功能验
本文介绍了一种桶形移位寄存器可以完成定点操作中的移位指令,实现存取操作时数据的对准,它既能用于累加器或数据区操作数的定标,位提取,数字扩展和溢出预处理,也能把输入的
本文描述了基于0.13um工艺下的单端口读写高速寄存器文件的设计过程.在设计过程中,研究了快速读出结构,并将其结构运用于本设计中,达到了较好的效果;最后用版图实现,结果为读
选育大果、味甜、硬肉、离核、耐贮运的鲜食桃是近年来我国桃育种的主要目标之一。‘早玉’是1990年通过‘京玉’ב瑞光3号’选育出的具有以上优点的中早熟桃新品种,2004年
SADD和BDEC是加法与分支模块实现的两条关键指令.本文针对SADD指令操作复杂、延时大的问题,通过变换逻辑、改造加法器和使用低阈值减小了关键路径的延时.针对BDEC指令的自减
本文通过对2008年上半年网上计算机病毒、木马等恶意软件的传播和发展情况以及网络犯罪和黑客活动情况进行分析和研判,总结了2008年上半年网络安全发展形势,并对2008年下半年
在双环结构的CDR电路中,鉴频和鉴相器是必不可少的,本文在分析了传统Hogge结构鉴相器优缺点的基础上,提出了一种改进型鉴相器电路,模拟结果显示新电路具有低的相位偏置和宽线
会议