论文部分内容阅读
随着集成电路的迅速发展,CMOS超大规模集成电路(VLSI)设计工艺已进入纳米尺度,纳米MOS器件阈值电压的缩小使得芯片的漏电流呈指数形式增加,从而造成芯片漏功耗的迅速增大,漏功耗已成为芯片总功耗中不可忽略的组成部分。标准单元在数字ASIC集成电路设计中的作用非常重要,减小标准单元的功耗将会使ASIC芯片的总功耗降低。在纳米工艺下,降低标准单元的漏功耗将直接影响ASIC芯片漏功耗水平。因此研究低漏功耗标准单元对低漏功耗ASIC芯片的设计有着非常重要的意义。本文介绍了CMOS电路的漏功耗降低技术和标准单元建库技术的相关知识背景。在NCSU 45nm工艺下,开展标准单元低漏功耗技术的研究,构建了一个低漏功耗标准单元包,为基于标准单元的低漏功耗ASIC设计提供了基础。本课题的研究分为以下几个部分:1、研究纳米工艺下漏功耗减小技术,并应用于标准单元设计中。采用沟长调制技术对NCSU 45nm工艺的标准单元进行分析,并对标准单元的晶体管尺寸进行优化,以期达到减小漏功耗的目的;根据优化的晶体管尺寸进行了常用标准单元的低漏功耗设计,主要包括常用组合逻辑门电路和触发器等标准单元;基于功控休眠技术提出了一种新的具有数据保持功能的低漏功耗主从D触发器结构;2、对低漏功耗标准单元进行版图库的设计。绘制低漏功耗标准单元的版图,然后采用Virtuoso IC610自带的Stream Out导出版图库文件(GDS文件),并做了DRC、LVS等规则检查,完成版图库的设计。绘制低漏功耗单元的版图时,应严格遵照NCSU 45nm的工艺文件规则,以减少布局布线阶段的布线误差。例如,标准单元的高度要相同,高度宽度都要是金属与金属之间的最小间距(pitch)的整数倍,PIN要摆放在水平和垂直的布线通道的交汇处等等;3、对低漏功耗标准单元进行物理库和时序综合库的设计。使用Cadence公司的Abstract工具提取标准单元的物理抽象,包括金属层的距离和形状,PIN的位置等信息的提取,生成物理库。使用Liberty NCX和HSPICE实现标准单元的特征化,生成可逻辑综合的时序综合库;4、对低漏功耗标准单元包进行验证。利用所设计的低漏功耗CMOS标准单元包进行加法器和FIR滤波器的设计;完成了从逻辑综合到布局布线的后端设计,对所设计的低漏功耗CMOS标准单元包进行可用性和有效性验证。结果表明,本文所设计的低漏功耗CMOS标准单元包可以被主流的EDA工具调用,同时该低漏功耗CMOS标准单元包降低了电路的漏功耗,与NCSU 45nm标准单元库相比,4位串行加法器电路的漏功耗降低了9.50%,16阶FIR数字滤波器的漏功耗降低16.77%。另外FIR数字滤波器的电路面积也得到了3.27%的优化。