论文部分内容阅读
如今无线传感器网络的应用越来越广泛,在不同应用环境中所需要的数据传输速率不同,如实时语音传输等应用环境需要较高的数据传输速率,而温度、湿度等信息交互需要的数据传输速率较低,所以研究码率可调的数字基带电路具有重要意义。论文从多码率无线通信芯片的功能出发,设计多码率数字基带电路,数字基带电路主要包括时钟产生电路、白化、CRC电路、高斯滤波电路、数字下变频、抽取滤波、鉴相解调电路、频偏补偿电路和同步电路等模块,并完成数字基带电路的仿真、RTL设计和测试。时钟产生电路包括小数分频器、两个整数分频器,小数分频器根据码率控制字对系统时钟进行分频,采用基于加法器溢出的电路结构实现,分频器电路为基带系统各模块提供时钟信号。数字接收链路接收到的数据为Sigma-Delta ADC调制器输出的串行中频信号,首先进行数字下变频,再进行抽取滤波处理,数字下变频电路采用Weaver结构,与并行数字下变频电路相比,串行数字下变频可节约电路资源,将ADC的抽取滤波电路在数字基带电路中实现,既可实现模数转换器的功能,又可实现抽取滤波,降低解调电路的数据处理速率。频偏补偿电路中,当前数据减去延时一个码元周期的数据并取模,模值与计算所得阈值进行比较,若大于阈值,则求得直流分量并进行频偏补偿。解调电路采用直接鉴相解调,位同步采用积分型位同步电路,高斯滤波电路的实现采用查找表结构。设计FPGA验证平台,对数字基带电路系统进行功能验证,验证结果表明数字基带电路系统功能正确。基于中芯国际公司SMIC0.18μm工艺流片,数字基带电路面积为0.60mm2,测试结果表明,芯片支持FSK和GFSK,数据传输速率可设置为1kbps~500kbps,设置步进为0.05bit,在高斯白噪声信道中信噪比为13.0dB时,解调误码率均低于0.1%,性能指标达到设计要求。