论文部分内容阅读
本论文主要进行的是低相位噪声,应用于智能电表的时钟数据恢复电路(CDR)的研究。文中使用了高性能电荷泵,相比其它CDR电路具有稳定性高,噪声小等优点。 目前市场上的智能电表大都使用无线模块进行收发信号,而不是使用智能电网进行通信,这会使智能电表的成本增加,同时抗干扰性也不好,本论文研究的智能电表是将智能电网中的控制信号解调出来,便于进行后端信号处理工作。通过利用的现有的资源,极大的降低了成本。既然智能电表是智能电网的终端,那么通信的频率就由智能电网决定,因此智能电网需要有通信的能力。电力线通信技术(PLC)也己逐步进入我们的生活中了,电力线通信是利用5M~30M频带范围传输信号。在数据的传送时,利用高斯滤波最小频移键控(GMSK)或正交频分多路复用(OFDM)调制技术将数据进行调制,然后在电力线上进行传输,在接收数据时,首先通过滤波器将把调制信号滤除,然后再经解调,就可得到原来的通信信号。智能电表就是在传统的电表的基础上将电力线上的信号解调,读出信号内容接收指令的终端,同时也可以发送信号,由于电力线通信在一根线上只传输数据,智能电表在处理信号时必须将其时钟信号与数据解调出来以便设备能同步处理数据。 本文就是针对以上电网的频段设计相应的时钟数据恢复电路,首相进行理论分析计算出各个模块的参数,然后进行优化设计,为实现此系统,本文设计了鉴频鉴相器(PFD)模块,电荷泵(CP)模块,环路滤波器(LPF)模块,压控振荡器(VCO)模块。 整体设计采用350nm工艺,使用麻省理工大学(MIT)的PLL工具进行建模,然后用cadence公司的Spectre软件对电路进行仿真设计和优化。其压控振荡器的输出频率范围是5M~30MHz,稳定时间在2us内,占空比在(50±2)%之间,功耗5mW的时钟数据恢复电路。