论文部分内容阅读
该文设计了一种转换速度超过100M-Hz的8位高速A/D速转换器,本设计采帮了电流内插结构,克服了传统全并行A/D大输入电容、在和面积的缺点,还降低了A/D转换器的差分非线性误并;设计了一种高速的电流比较器来提高整个转换器的速度,并针对比较器的速度用频分析的方法进行了优化;采用的竞争编码技术可以降低对比较器的速度性能要求,从而可以改善A/D转换器的速度、功耗和精度等指标.