32位微处理器数字CMOS延迟锁相环的设计

来源 :电子科技大学 | 被引量 : 0次 | 上传用户:RichieHDD
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
随着集成电路技术的飞速发展,微处理器的工作频率在不断的提高。据了解,国际上的大公司例如英特尔已经推出主频为3GHz的微处理芯片,可见当今的集成科技发展之快。一般通用的微处理器的芯片的主频在百兆赫兹之上,但由于PCB技术的限制,主板很难为芯片提供高于200MHz的时钟信号。锁相技术很好的解决了频率这个问题,但新的问题很快又摆在我们的面前。随着人们对低功耗、短锁定时间、时钟抖动以及可重用性等方面技术的逐步认识和提高,不得不提出新的设计来满足各方面的需求。传统的锁相技术一直都依赖于其中的大量的模拟电路部分,使得其设计过程变得复杂和难以掌握,而且功耗和严重的时钟抖动一直都很让我们头痛。全数字延迟锁相环的出现,让人们对锁相技术有了更深一层的认识。全数字延迟锁相环虽然是用数字器件代替了模拟器件,但实现的功能是和模拟器件一样,使得系统时钟和反馈时钟同步。这就是其最可贵的地方。数字器件组成的电路不仅电路结构简单化,而且功耗低,时钟抖动少,具有很强的可重用性。因此,全数字延迟锁相环技术已经成为近年来大家争相研究的热点[1]。在全数字时钟产生电路的设计过程中,如何提高控制精度一直是阻碍其发展的一个难点。而提高控制精度的关键技术就是延迟单元的设计。本文在对延迟单元进行了系统的分析和研究后,提出了一款新的延迟单元结构,并对其做了一些改进。电路结构不但具有很好的控制精度和控制线性度,而且设计过程简单,对延迟量的预估准确。基于延迟锁相环(DLL)的时钟产生电路具有很多锁相环(PLL)电路所没有的优势,本文结合上述延迟单元电路的设计研制了一款基于全数字时钟产生的芯片,并在中芯国际0.18umCMOS工艺线上流片。该芯片的参考时钟为80~133MHz,比同档次时钟电路设计具有更小的芯片面积、更低的功耗和更短的锁定时间,达到了较高的性能指标。
其他文献
频率合成器是电子系统的心脏,是决定电子系统性能的关键设备,在我们的生活中扮演着重要的角色。随着现代军事、国防及无线通信事业的发展,移动通信、雷达、制导武器、电子测
Bsim4.5是C语言描述的,用于晶体管级电路仿真的,MOS场效应管器件模型。将其转化为VA的形式,可以简化仿真软件与模型之间的输入输出数据处理,统一二者之间的接口函数。Bsim4.5
利用恒定应力下的加速寿命试验方法对玻璃结构腔长为250mm的全内腔式小型氦氖激光器进行试验来估算其寿命,重点进行了理论研究。根据氦氖激光器在正常工作条件下的失效机理,
本文在详细分析FPGA配置模式和配置方法的基础上,提出了便携式FPGA编程器的设计思想和总体方案。以ATmega128单片机为控制核心,并结合PDIUSBD12 USB控制芯片、SST39SF040 Fla
在精准农业管理过程中,杂草识别和定位是关系杂草淸除装备实现精准作业的软件核心。针对识别出的杂草,利用仿射变换模型,建立低空无人机图像和地面测量坐标系间的关系,把识别
近年来,全球经济一体化趋势越来越迅速,其所带来的文化整合,使各民族在享受更多的人类成果的同时,又对自己的祖先文化充满诉求、留恋。我国于2006年把甘肃省天水和河南省淮阳
ZnO是一种宽禁带直接带隙半导体材料,它具有比GaN更高的激子束缚能,容易实现室温紫外受激发射,在紫光发光(激光)二极管、薄膜晶体管、紫外探测器等领域有广阔的应用前景。目前,
本文介绍了40-50GHz磷化铟单片集成电路低噪声放大器的设计。该项目是由日本天文台资助进行的新一代超低温射电天文望远镜总体研究项目的重要组成部分,由Ammsys公司和日本国
激光加工多孔端面机械密封是一种新型密封,它是在普通机械密封的端面上加工出微米级的小坑孔,能够实现非接触,具有良好的润滑性能和密封性能。然而,目前对激光加工多孔端面机
随着经济的飞速发展,我国的商品市场充斥着越来越多的缺陷产品,引发了很多人身健康问题,有些甚至演变成严重的社会问题。缺陷产品给消费者造成巨大损害、引发重要社会问题的