基于数字DLL时钟发生器的设计

来源 :西安电子科技大学 | 被引量 : 0次 | 上传用户:runqiusheng
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
随着通信技术和集成电路工艺技术的发展,数字信号处理处理和传输的速度越来越快,对时钟信号质量的要求也越来越高,因而高性能的时钟发生器的研究是非常必要的。时钟发生器可用于接口电路、微处理器、专用IC中。与PLL相比,DLL具有设计简单、良好的稳定性、没有抖动积累等特点,目前,高性能时钟技术的趋势是采用延迟锁相环(DLL)进行锁相。锁相环在时钟发生器中起着非常重要的作用,随着高性能时钟技术的发展,DLL设计方案已成为时钟发生器系统设计的重要影响因素之一。本文设计的时钟发生器,基于数字DLL的结构和原理,在逻辑设计的算法上采用了可变SAR方案,作为传统SAR方案的改进,可变SAR方案不但可以像传统SAR方案一样通过对半检索避免谐波锁定问题,而且与传统的SAR方案相比,它减少了锁定时间,方案使用的改进SAR单元在对半检索完成后可转化为计数器,与传统SARDLL相比对相位进行更精准的调节,而在DLL的计数器控制模式中,应用了一种三态数字鉴相器,输出时钟的抖动现象得到了抑制。在数控延迟线部分,格子延迟单元技术解决了传统DLL在可调范围、延迟解决与固有延迟三者间的折中问题,而延迟线的四级延迟结构使格子延迟线在锁定过程中即可产生倍频所需要的多相时钟,不需要额外的移相网络,降低了硬件复杂度。本文设计的时钟发生器可对参考时钟为20MHz~500MHz的时钟信号进行精准锁相、倍频和分频,可输出最高频率为1GHz的时钟信号。对输入为100MHz的时钟信号锁定时间小于1μs,并且锁定时间随着时钟频率的升高而减小。由于本设计的高速、宽频等特点,可作为小抖动、工艺非敏感时钟源。
其他文献
图像是人类感知环境的重要信息载体,高质量的图像能更加准确的反映出场景的内容,对后续的理解与决策有很大帮助,因此在军事、医学与民用监控等领域有着迫切的需求。为了得到高分
中生菌素(Zhongshengmycin)是由淡紫灰链霉菌海南变种(Streptomyces lavendulae var. hainanensis)合成的N-糖苷类农用抗生素,对农作物细菌性病害和真菌性病害具有良好的防治
消费既是一种必要的也是一种有争议的活动.它的必要性源于人不得不为生存而消费这一事实.当消费活动仅仅是为了消费而执行时,它是有争议的.
  本文首次对11种芋属植物的分子系统学、6种芋属植物的微形态学和花叶芋的花器官发生进行了研究。结果表明:  1.11种芋属植物在形态上具有一定的差异,但由于这些形态性状
水分胁迫对植物体有广泛的影响,尤其对植物光系统Ⅱ有严重的损伤。水分胁迫下光系统Ⅱ主要蛋白含量持续下降,其mRSA相应减少,光系统Ⅱ电子传递效率也明显降低。但植物叶绿素含量与光系统Ⅱ对水分胁迫响应之间的关系还鲜有探讨。本实验选取了一种叶绿素缺乏大麦突变体,研究了其突变机理,证明了黄化是由于叶绿素合成缺陷引起的。随后,我们比较了黄化大麦及其野生型光系统Ⅱ在水分胁迫下的变化,探讨了叶绿素合成与光系统Ⅱ对
第三代半导体GaN基电子材料和器件研究向高频和大功率方向得到了很大发展。常规AlGaN/GaN异质结电子材料要实现大电流,高功率和高频特性,AlGaN势垒层Al组分和厚度需要增加,但是
电力设施中产生的浪涌信号估计是在电力系统的雷电保护设计中的关键步骤。在电力设备的雷击浪涌分析中,使用电磁暂态分析软件已经大大提高了准确性。但是电磁暂态分析软件仿真是基于一个粗略的简易模型,雷击的空间传播过程分析仍有待研究,比如说在地面上浪涌沿着导体的不均匀传播,垂直于或倾向于导体的传播,仍旧亟待解决。这就衍生了沿着传输杆塔、沿着输电线路、沿着地线传播的浪涌的分析。在国内的雷电保护设计中的雷击分析大
本论文另一部分工作是建立表达对氯离子敏感的绿色荧光蛋白突变体EYFP-V163S的转基因小鼠模型.目的是用于水和氯离子跨膜转运的体内研究.到目前为止,由于缺乏体内研究手段,人
随着网络带宽和数据流量的急剧增长,这使得对路由器带宽和处理速度要求越来越高,基于通用处理器和专用集成电路的传统路由器已经不能满足这一要求。为此,人们提出了基于MPSoC(片
随着集成电路技术的发展,新工艺不断出现,特征尺寸不断减小,ESD保护结构的设计面临更多挑战。因此深入研究GGNMOSESD防护特性及其影响因素成为必要。  本文利用混合仿真方法对