论文部分内容阅读
随着微电子技术的发展,晶体管的特征尺寸越来越小,集成电路的规模也越来越大,采用传统的等比例缩小原则提升集成电路性能的方法越来越受到物理与工艺的限制,制约了集成电路性能的进一步发展。应变Ge材料与技术具有载流子迁移率高、能带可调且与成熟的硅工艺兼容的优势,成为了延续摩尔定律进一步发展的有效途径。本文重点研究了应变Ge材料载流子有效质量、散射几率和迁移率等关键物理参数随应力强度、晶面的变化规律,以及应变Ge材料性能增强机制,分析比较了应变Ge MOS器件沟道应力引入机制,提出了适于集成电路工艺的沟道应力引入方法;研究了应变Ge MOS的界面特性,分析了界面态生成的机制和栅漏电机制,优化了栅介质的结构,获得了优化的栅结构及其制备方法;在以上研究的基础上,本文提出采用多数载流子形成导电沟道的新型应变Ge NMOS结构,有效地解决了掺杂元素硼(B)在Ge中激活率和p型Ge载流子迁移率低的问题;为了获得更高的器件电流开关比,进一步地提出了基于GOI的凹槽栅极应变Ge NMOS结构,该结构非常易于集成;通过仿真软件,研究了沟道长度、栅极凹槽角度和深度等几何结构参数对该器件阈值电压、开态电流、开关比等电学特性的影响;定量地分析了沟道掺杂、栅极介电常数等物理参数对器件电学特性的影响,揭示了电学特性随几何结构、物理参数参数的演化规律,获得了优化的器件结构、物理参数;给出了优化的凹槽栅极应变Ge NMOS器件工艺实现方法,并进行了模拟仿真,结果表明,栅极氧化层应选用高介电常数的high-K材料,且从开关比的角度考虑厚度为5nm最为合适;栅极金属功函数应尽量的大以获得更大的器件开关比;栅极凹槽角度较小时,器件关态电流IOFF会较大,从而降低器件的开关比;最后,提出了应用于集成电路的栅极凹槽应变Ge CMOS,形成了反向器单元,仿真结果表明,在输入输出摆幅为2V时,高噪声容限为0.933V,低噪声容限为0.973V。为高性能应变Ge的集成电路的发展提供了理论支撑。