论文部分内容阅读
在通信行业,功率放大器是消耗能源的主要设备,这是因为功率放大器的普遍效率不高,设备的总功率中只有少一部分是被转化为有用射频功率发射,大部分的功率则作为热量耗散,使设备需要大的散热器、空调和大型机柜。
从环保的角度说,这是浪费能源,造成更多一部分的温室气体的排放;从运营商的角度看,功率放大器效率低下意味着用电成本占总开支的比例居高不下。
为了提高功率放大器的效率,人们提出了峰均比降低技术。
基带处理中的一些技术则能够削减峰值的发生率。例如,映射选择和部分传输序列,它们被分别建议用于宽带码分多址接入和OFDM,这两种方法可产生良好效果,但是它们在具体编码,合成复合数据流前会干预基带处理层,并且要求接收机的解调算法有所改变。
不干预基带处理层的削峰方法有硬削法,噪声成型法,峰值对消法等。这些方法更易于实现、不影响编码速率且降低峰均比效果明显。
硬削法对邻道信号影响太大,难以单独使用,而噪声成型法和峰值对消法虽然效果好但是占用硬件资源太多,算法复杂,所以本文提出一种能应用于实际工程场合的不干预基带处理层的峰值加窗法。提出了一种峰值加窗削峰算法,不用干扰基带编码处理层,节省硬件资源。
本文利用MATLAB软件对峰值加窗削峰算法进行了多次仿真,分析了削峰门限、滤波器阶数与其他重要指标的影响,可以看出削峰算法就是在各个参数之间取得平衡的过程,滤波器的阶数越大,ACLR指标越好,EVM指标越差;滤波器的阶数越小,ACLR指标越差,EVM指标越好。可以说在削峰算法中,ACLR和EVM是互相矛盾的一对指标。
由于实际工程运用对EVM和ALCR都有要求,通过调整削峰门限和滤波器阶数可以找到满足指标的工作点。从仿真结果看,在阶数为256的情况,CCDF值降低2.5dB,EVM恶化2.6%,ACLR恶化4dB,能满足系统指标的要求。
本文用VerilogHDL实现了算法,利用一个以FPGA为核心的硬件平台对代码进行实际测试,测试指标包括三大指标,EVM,ACLR,CCDF,证明了本文提出的峰值加窗法削峰算法成功实现了TD-SCDMA信号削峰功能,满足了实际工程的指标要求。