论文部分内容阅读
伴随着我国航天工业和航天活动的不断成长,抗辐照集成电路相关研究经历了从无到有,从弱到强的发展历程,空间辐射效应以及集成电路抗辐照设计已成为学术界和工业界的研究热点和难点。近年来,航天应用不断向高精尖迈进,其对数据、图像处理的需求急剧增长,这使得航天应用中采用先进纳米工艺成为必然。然而,纳米尺度下,器件集成密度急剧上升,电路工作频率上升,电路工作电压下降,使得单粒子瞬态(SET)的产生与传播变得更加复杂,单粒子多瞬态(SEMT)成为SET的常态,软错误(SER)发生的概率明显上升。本文着眼于单粒子多瞬态(SEMT)研究,基于“SEMT产生与传播机理?SEMT实验表征?SEMT抑制”这条主线,对纳米集成电路中单粒子多瞬态进行了多角度揭示,主要表现如下四个方面:(1)研究了同一路径上单粒子多瞬态脉冲的相互作用,发现纳米工艺下同一路径上多个晶体管可能产生2个以上的隐式单粒子瞬态脉冲,这些脉冲存在相互叠加的现象,进而诱发单粒子瞬态脉冲压缩(PQ)效应和单粒子瞬态脉冲窄后宽(PBAN)效应。不同工艺节点的Geant4模拟表明,工艺尺寸的缩减使得PQ和PBAN效应的发生概率持续增加;而在22纳米工艺节点下,同一路径上离输入最近的晶体管上产生的SET有>60%的概率发生脉冲PQ效应,且这些被压缩的SET又有>30%的概率再次被展宽。(2)研究了时序逻辑中非存储节点上单粒子多瞬态脉冲产生规律,发现了纳米工艺下触发器数据输入和时钟输入上产生的单粒子双瞬态诱发单粒子翻转机制。所设计的65nm双阱工艺测试芯片相关重离子实验结果不仅证实了该机制的存在,还首次表明了65nm工艺节点下该新型机制对单粒子翻转的贡献可能超过10%。同时,不同工艺尺寸的模拟表明,工艺尺寸的缩减使得SEMT诱发翻转所需的能量阈值降低。(3)研究了组合逻辑中通用单粒子多瞬态的测试方法,发现基于标准单元中任意单元构成纵向链阵列可以较好地实现组合逻辑中SEMT的产生,而将传统SET脉冲测量电路进行组合设计为SEMT脉冲测量电路即可对产生的SEMT进行在线捕获。本文基于反相器构成了的链阵列为UniVIC测试结构,并在65nm双阱和三阱工艺下生产出测试芯片。相关重离子实验结果表明:a)、在LET≤40 MeV?cm2/mg的辐射条件下,65纳米工艺下单粒子轰击最多影响3个晶体管,也就是最多产生单粒子三瞬态(SETT);b)、双阱结构下电荷共享诱发SEMT的概率不超过30%,而诱发SEMT时平均电荷共享强度达到80%~90%;c)、三阱结构下电荷共享诱发SEMT的概率显著提高到了约55%,但是诱发SEMT时平均电荷共享强度却减小到75%~80%。(4)研究了纳米工艺下SEMT的抑制技术,提出了镜像法和无缝保护带技术,并提出了单元级加固思想。该思想指出在标准单元中运用SET/SEMT加固技术可以有效降低电路的SER,且基于标准单元电路特征可对不同单元采用不同方式的SET/SEMT加固。本文提出的镜像法主要适用于具有两级级联结构的标准单元(如与非门),它通过增强前级和后级的电荷共享来强化前后两级产生的单粒子双瞬态(SEDT)相互抵消,进而抑制了单元末端SET的脉冲宽度。模拟结果表明:当前级PMOS处于关断状态时,镜像法能将末端SET消减超过25%;当前级PMOS处于开态时,镜像法能将末端SET消减约10%。而无缝保护带技术则主要适用于简单标准单元。模拟结果表明,65nm工艺节点下,对于入射能量小于40 MeV?cm2/mg的入射粒子,无缝保护带技术能彻底消除SEMT的产生,并且产生的SET脉冲宽度可减少约50%。本文之前关于电荷共享的研究数以百计,然而除时序逻辑MCU的研究较为清晰之外,组合逻辑中SEMT产生和传播以及最终对SER的影响涉及较少。一方面,本文改进了SEMT测量方法,首次提出了通用的SEMT测量方法,能适用于任意标准单元间SEMT产生分布的测量,也能适用于更先进工艺下SEMT产生分布的测量。另一方面,本文在前人的基础上对SEMT的产生与传播进行了有限地揭示,并提出了有效可行的SEMT抑制技术,这对指导纳米尺度下SER评估与预测提供了原始数据,有利于提高SER评估精度;也为抗辐照纳米集成电路设计提供了更为可靠的指导。