论文部分内容阅读
近年来,无线通讯的发展十分迅速,对其中的一项关键技术——模数转换提出越来越高的要求,由此推动了模数转换技术的不断进步。经过30多年的研究和发展,高速ADC的最高速度达40GS/s,高精度ADC的最高精度达到24bit,种类丰富的高速、高精度模数转换器能够满足大多数应用的需要。流水线ADC是目前ADC最主要的产品之一,主要应用在速度和精度兼顾的领域,如通讯中的无线局域网,消费产品中的手机、高清晰度电视等。本论文设计的10位流水线ADC应用于无线局域网中的Transceiver,论文的主要工作包括①在调研大量流水线ADC电路的基础上,采用9级流水线每级1.5bit的结构,设计了一个5V 10bit 40Msample/s的流水线ADC。②分析了流水线ADC各种噪声和误差的来源,并提出了减小误差的若干方法:采用数字技术纠正比较器失调的影响,采用Bootstrapping CMOS开关提高模拟开关的线性度,采用Bottom-Plate Sampling技术,用三相时钟控制开关,减小电荷注入和级间串扰。③设计了基准电压源和电压微调电路,为ADC提供参考电压和电流,而且能进行一定范围内的微调。论文的另一部分工作是高速高精度ADC的测试。基于TSMC 0.35μm CMOS N-Well工艺,对所设计的ADC进行了流片测试,主要工作包括①分析了ADC的测试标准、原理和方法,设计了一套测试方案。②对ADC静态参数和动态参数进行了测试。测试结果表明,ADC的静态特性INL=3.6LSB,DNL=0.8LSB,失调0.09%,增益误差5%,功耗<300mW;动态特性,当采样频率和输入信号频率为(40MHz,1MHz)时,SNDR=48.2dB,SFNR=58.2dB,SNR=48.8dB,ENOB=7.83Bit,THD=-57dB,当采样频率和输入信号频率为(40MHz,14MHz)时,SNDR=44.4dB,SFNR=55.1dB,SNR=45.1dB,ENOB=7.11Bit,THD=-53dB;芯片面积4mm2。