2.5Gb/s CMOS 1:16分接器设计

来源 :东南大学 | 被引量 : 0次 | 上传用户:zjkghost10
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
光纤通信网络已经成为了当今信息社会的支柱、信息高速公路的骨干,过去二十多年来,光纤通信以及与之相关的技术和工艺取得了革命性的进步,美国同步光网络(SONET)和国际同步数字体系(SDH)标准的建立为光纤通信系统的大规模研制和应用开辟了前进的道路。当前大部分骨干光纤通信网络的传输速度已经达到2.5Gb/s,部分线路达到10Gb/s,速度更快的光纤通信网络也正在研究实验和不断发展之中。光纤通信网络是由电子器件,光电器件和光纤组成,光纤的数据传输速率很高,理论上可以达到Tb/s (1012b/s),决定传输速率的关键是光纤网中的光电器件和集成电路性能。目前光纤的带宽和速率都非常高,而一路独立的数字信号源的速率则相对较低。通信系统中提高信号传输效率的一个重要技术就是把多路窄带宽或低速率的信号合并成一路高速率的信号进行传输。这个过程就称之为多路复接(Multiplexing)。在接收端再生后的数据流应该再还原成原来的几路低速信道,这个相反的过程称为分接(Demultiplexing)。实现分接功能的电路叫做分接器,是光纤收发机电路的重要组成部分。本文设计的1:16分接器实现了1路STM-16高速信号到16路STM-1低速信号的分接功能,可广泛应用于各种高速光纤通信网络。本次设计选用树型分接器结构进行电路设计,以1:2分接器模块为基本单元,在高速数据和时钟端采用了可以实现很高工作速率的SCFL逻辑差分锁存器结构,而在低速数据和时钟电路中则采用了结构相对简单、功耗较小的半静态CMOS锁存器结构进行设计。这样既保证了电路的高速特性,又同时兼顾了芯片的面积和功耗等重要指标,从而达到课题的设计要求。1:16分接器电路芯片利用TSMC 0.25μm CMOS混合信号工艺进行流片,经在芯片测试,在2.5V的电源电压下,电路能够实现1路2.5Gb/s高速数据到16路155Mb/s低速数据的分接功能,芯片功耗为280mW,芯片面积为1.59mm×1.52mm,最高工作速率达到2.8Gb/s。
其他文献
半导体测试是芯片生产中的重要环节,芯片出厂前都要经过100%的测试,以保证芯片的质量。半导体自动测试系统是测试生产中的重要仪器,芯片的测试都是由这些昂贵的仪器自动完成,
随着现代数字电子系统突破1GHz的壁垒,信号完整性问题使得首件产品很难做到一次成功,需要用仿真的手段分析信号完整性问题,然后利用EDA工具找出最优解决方案加以验证。而现有的
Fly-Buck拓扑从常规的同步整流降压拓扑演变而来,不需要额外的环路反馈便可获得隔离的电源输出,使用该拓扑可以简化低功率隔离辅助电源的设计过程。本文基于Fly-Buck拓扑电路,分
STM具有原子量级的分辨率,在纳米检测、纳米电子学、纳米材料等领域有重要应用。将DSP与STM相结合,实现STM仪器的全数字化,使得仪器结构更加简洁、性能更加稳定、功能更加灵活,是
宽频带激光在高功率激光系统中传输能消除菲涅耳衍射,从而可抑制小尺度自聚焦。另外,激光的宽频带同时也能抑制光学元件的横向SBS效应、改善光束的近场均匀性等,从而有利于放
本文给出了一种新型结构的SiC MOSFET——6H-SiC异质结源漏MOSFET。6H-SiC异质结源漏MOSFET用多晶硅/SiC接触代替了重掺杂的pn结来做MOSFET的源漏区。这种器件结构制备工艺简
发展分布式反馈的固态染料激光介质是固态染料激光介质在集成化、实用化道路上的必然方向之一。本文应用紫外-可见吸收光谱(UV-VIS)、稳态荧光光谱、原子力显微镜、棱镜耦合
基于对专用集成电路设计(ASIC,Application Specific Integrated Chip)的经验和认识,本文结合目前先进的SOC(System On a Chip)设计方法,从项目负责人角度介绍了一个完整项目的
随着垂直腔半导体面发射激光器(VCSEL)技术及其制造工艺的日益成熟,垂直腔半导体光放大器(VCSOA)也受到了人们的广泛关注。研究表明,VCSOA克服了传统边发射半导体光放大器(SOA)
多畴双稳态胆甾相液晶反射显示是近几年发展起来的一种反射式液晶显示,它是利用胆甾相液晶平面织构状态的Bragg反射亮态和焦锥织构状态的散射暗态构成对比态实现显示。其最显