论文部分内容阅读
本文提出一种基于FPGA的频域相关的捕获算法。该算法利用快速傅里叶变换(FFT)实现伪码的快速相关,同时利用离散傅里叶变换频移定理,补偿多普勒频偏,实现大多普勒频偏下的快速捕获。仿真以FPGA实现测试表明,该算法在模拟快速移动载体通信环境下,捕获时间小于40ms,漏警概率小于3×10-3,虚警概率小于3×10-6。