论文部分内容阅读
设计了一种宽频率锁定范围、倍频数可编程的延迟锁相环。它引入了条件振荡控制电路,使该电路在保持DLL一阶系统和低抖动性能优势的基础上吸收了PLL倍频数可编程的优点;同时,该电路结合了设置延迟初始值和采用新型鉴相器两种宽频技术,具有宽频率工作范围。该延迟锁相环用SMIC0.18μm 1.8V CMOS工艺实现,锁定范围为1.56~100MHz,可供选择的倍频数为1~16,输出频率范围从20MHz到100MHz。在输入最小频率、最大倍频数下,仿真的功耗约为9mW,抖动约为92ps。