论文部分内容阅读
Ser Des作为光纤通信系统的物理层,主要完成对光纤中传输的数据进行并行化处理和解串的功能,对整个通信系统的性能有很大影响。本文介绍10.3125 Gbps Ser Des的电路结构,对高速串行接口技术进行了研究。提出了一种基于Jitter C1ean锁相环结构的SerDes设计方案,并重点研究了SerOes核心部分如低噪声锁相环、复合式驱动器、判决反馈均衡器等设计。Ser DesIP的发射端与接收端设计了内建自测试电路能够更容易地对芯片进行功能验证,并有效检测到SerDes内部重要模块的工作情况。锁相