论文部分内容阅读
针对数字信号发生器产生任意符号速率调制信号,本文提出一种基于DDS原理以固定采样率实现符号速率任意连续可变的信号调制算法。该算法在正交调制模型基础上实现多种调制信号,并基于FPGA硬件平台实现了1I1ps~100MSps连续可变符号速率的多种调制信号。介绍了信号调制算法的系统模型和理论推导,给出了该算法的仿真及FPGA硬件实测结果。实测结果表明该算法复杂度低、精度高、硬件资源消耗少,具有较高的实用性。