论文部分内容阅读
为了进行符合新一代静止图像压缩标准JPEG2000的图像编码IP核设计,提出了基于JPEG2000标准的离散小波变换器(DWT)和优化截断的嵌入式分块编码器(EBCOT)的VLSI结构. DWT采用的空间组合推举体制算法(SCLA)将基于9/7滤波器的标准推举(lifting)算法体制快速的运算量降低了5/12. EBCOT采用的并行运算和动态内存控制(DMC)结构,在保证编码速度的前提下,最大限度减小了片内小波系数缓存量和访问频率.这2项设计均可以作为单独的IP核应用在其他需要高速图像处理的领域,如远程监控、数码相机等.