论文部分内容阅读
高速信号处理的发展对数据采集系统的采样速率和精度提出了越来越高的要求,但受ADC器件的限制,目前单片ADC很难同时做到高采样速率和高精度。本文在对并行交替采集与处理技术研究的基础上,设计了一种基于FPGA并行交替采集与处理的数字接收系统,并通过该系统进行了通道失配误差的测量与校正研究。在FPGA内部完成了通道失配误差测量与校正的实验与仿真,结果验证了通道失配误差测量与校正方法的有效性。