论文部分内容阅读
数字信号处理(DSP),如FIR、IIR、FFT、IFFT,主要由MAC(乘加)操作构成,而实现MAC操作需要消耗大量的FPGA逻辑资源。通过在FPGA硅片上预先构造出大量的可编程的ECU(嵌入式计算单元)、DPRAM(双口随机存储器),Quicklogic公司提供一种可用于高速、并行、复杂DSP算法的FPGA。算法和计算系数可装入DpRAM,用以操作功能强大的ECU,以实现单时钟周期计算。本文将根据此芯片的功能,讨论如何高效地实现并行复杂DSP算法。背景从事图像处理。通信、海量储存技术的工程师越来越依赖