论文部分内容阅读
设计实现了一款26~28 Gb/s的高能效低抖动Bang-bang CDR电路,采用改进的全速率非线性鉴相器结构,提高了鉴相器电路的输入灵敏度,改善高数据速率下磁滞效应的影响,从而提升环路整体的抖动性能;通过压控振荡器和压控振荡器缓冲电路协同调谐的方式减小为驱动大的鉴相器负载的时钟缓冲电路的功耗。采用TSMC 40 nm CMOS工艺,输入231-1300 mVPP的伪随机二进制序列(PRBS)数据,在28 Gb/s下该时钟数据恢复电路恢复出的时钟抖动为1.66 ps(pp),数据抖动为1.81 ps(p