论文部分内容阅读
介绍了SDRAM的结构和控制时序特点。阐明了SDRAM控制器在多通道数据传输中的电路对齐应用,并针对传输过程中各通道产生的数据延时提出了一种可行性的解决方案。最后根据SDRAM的基本控制命令,结合实际系统需要以及多通路数据采集中的FPGA和SDRAM接口设计要求,设计完成了一款高速、灵活的SDRAM控制器,并且为了便于后期调试,加入了SDRAM自检模式。仿真顺利通过并在硬件上调试成功。