论文部分内容阅读
为了实现飞行数据采集中在负延时测试,设计了一种以MRAM与Flash相结合的多模式存储方式,并利用FPGA作为主控制部分的多路数据采集存储系统;并对数据编码进行了优化。实现了对飞行器负延时170 ms内的状态监测,为存储测试试验准备预留了更加充足的装配调试时间,极大的降低了系统的功耗,最终成功应用于某飞行数据记录器上。