论文部分内容阅读
中值滤波算法是一种非线性得数字滤波算法,广泛的应用在图像处理中边缘检测算法的预处理中,经常用于去除数字图像信号中的噪声干扰。为了达到数字图像处理的快速性与实时性,本文将中值滤波算法在FPGA上实现。本文选取Xlinx公司的Artix系列FPGA作为主控芯片,软件开发平台为Vivado,使用开发语言为Verilog HDL,最后用Modelsim对实现的算法进行仿真,并将最终结果与Matlab处理结果进行对比验证。在算法实现中,采用流水线处理和并行运算结构,选用中值滤波模板大小为3×3,经过实验验证和