论文部分内容阅读
为了实现 2 0 0MHz实时采样系统 ,采用了并行多数据采集通道复用技术 .两个 10 0MHz数据采集通道并行工作 ,两个通道均采用乒乓存储 ,这样系统采样率达到 2 0 0MHz而数据的存储和传输速率只需要 5 0MHz .系统设计中对于并行处理的各个部分给予了精心的时序配合设计 ,并针对高速数据采集的要求采用了ECL门电路以及高速的可编程逻辑器件实现存储器地址计数器以及系统控制电路 ,而且为减小高速电路中的干扰采用了多层板的设计并对系统和输入信号进行了屏蔽处理 .实验证明采样系统性能稳定 ,采样数