论文部分内容阅读
介绍了以FPGA为核心的逻辑控制模块的数据采集系统的设计可以满足实时性要求,设计中采用自顶向下的设计方法,根据不同的功能将整个系统划分为若干模块进行设计,并介绍了每个模块的功能和实现方法。在设计中采用VHDL语言对各个模块进行描述。视频解码芯片采用Philips公司的SAA7113H,该芯片通过I2C总线协议进行配置。实验表明,设计可以满足图像采集实时性的要求。