论文部分内容阅读
采用大规模可编程数字逻辑器件FPGA/CPLD设计新型的时序逻辑电路实现数字电路实验平台,其实验内容上具有较好的开放性,使数字电路设计由硬件设计向软件化设计方向发展,改善了传统的以中小规模为主的实验教学模式,增强了学生的创新能力和动手能力。文章对基于可编程器件的数字电路实验教学系统进行了具体的研究。