搜索筛选:
搜索耗时3.4980秒,为你在为你在102,285,761篇论文里面共找到 9 篇相符的论文内容
类      型:
[学位论文] 作者:靳战鹏,, 来源: 年份:2006
浮点数可以表示高精度以及非常大的数值。因此,在当代的微处理器设计中,通常使用专用部件来完成浮点计算。浮点单元FPU(Floating Point Unit)成为图形加速器、DSPs和高性能计...
[期刊论文] 作者:靳战鹏,沈绪榜, 来源:计算机应用 年份:2005
介绍图像信息隐藏技术中基于空间域方法中位平面的思想,分析了传统的最低有效位(LSB)隐藏算法以及在此基础上改进的奇偶标识位隐藏算法,提出了一种失真度更低、安全性更高的...
[期刊论文] 作者:靳战鹏,沈绪榜,罗旻,, 来源:微电子学与计算机 年份:2005
随着微处理器运算速度的大幅度提高,对快速加法器的需求也越来越高.当vLSI工艺进入深亚微米阶段的时候,很多情况下,无论是在面积还是在时序上连线都起着决定性的作用.文章基...
[期刊论文] 作者:靳战鹏,白永强,沈绪榜,, 来源:计算机工程与应用 年份:2006
乘加操作是许多科学与工程应用中的基本操作,特别是在图形加速器和DsP等应用领域,浮点乘加器有着广泛的应用。论文针对PowerPC603e微处理器系统,基于SMIC0.25μm1P5MCMOS工艺,采用...
[期刊论文] 作者:靳战鹏,沈绪榜,田芳芳,, 来源:计算机应用研究 年份:2006
针对一种改进的浮点乘加器结构,对关键路径的延时进行定量的估算,并将其与传统乘加器结构的延时进行比较。...
[期刊论文] 作者:田芳芳,樊晓桠,靖朝鹏,靳战鹏, 来源:微电子学与计算机 年份:2006
在现代微处理器的设计中.Cache是整个微处理器性能的决定性因素。本文详细介绍了32位RISC微处理器“龙腾”R2中指令Cache的体系结构.着重研究了其设计和实现问题。为了提高性能...
[期刊论文] 作者:迟志刚,高德远,樊晓桠,靳战鹏,, 来源:计算机工程与应用 年份:2006
首先介绍了功能覆盖率和层次化Testbench,然后将两者结合起来介绍了一种基于功能覆盖率的验证环境的构建方法。论文结合作者设计的“龙腾R2”总线接口单元的验证平台,对这一方...
[期刊论文] 作者:白永强,沈绪榜,罗旻,靳战鹏,, 来源:微电子学与计算机 年份:2006
文章利用业界通用的fpspec92、fpspec95、linpack、whetstone.fl。Ps等浮点基准测试程序,基于阻塞步长对浮点处理性能进行分析。通过大量实验,得出浮点除法最佳执行周期为8~12拍...
[期刊论文] 作者:田芳芳,樊晓桠,靖朝鹏,靳战鹏,, 来源:微电子学与计算机 年份:2006
在现代微处理器的设计中,CACHE是整个微处理器性能的决定性因素。本文详细介绍了32位RISC微处理器“龙腾”R2中指令CACHE的体系结构,着重研究了其设计和实现问题。为了提高性...
相关搜索: