时钟分布相关论文
时钟分布网络设计是高性能集成电路设计中最关键的步骤之一。时钟信号频率高,负载大,连线长,极大地影响着同步系统的性能。在基于标准......
时钟分布是WSI器件电气设计中需涉及的一个重要问题.本文将从WSI器件的电路与体系结构设计两方面讨论如何减小时钟线的延迟以及时......
GALS(全局异步、局部同步)架构适用于NoC的时钟分布,但现有的GALS需要定制地设计异步包装电路,不利于验证和集成.采用通用的数字ASIC......
介绍采用基于反型金属氧化物半导体场效应晶体管(IMOS)的变容二极管(varactor)实现频率可调节驻波振荡器的设计结构,通过仿真对比驻波......
本文从时钟系统的两个主要参数——时钟偏斜和抖动对系统性能的影响入手,对现有的高性能VLSI同步数字系统中的时钟分布网络和偏斜补......
本文以降低时钟偏斜,减小时钟分布网络功耗为出发点,深入研究了时钟分布网络的时钟偏斜调整技术和功耗优化技术,针对传统时钟系统......
本文提出了以最小时钟延时和时钟偏差为目标的缓冲器插入新算法 .基于Elmore延时模型 ,我们得到相邻缓冲器间的延时是缓冲器在时钟......
提出了采用偏振全息术制做全息光学元件以实现光学时钟分布的方法.初步实验得到了可作为4输出端时钟分布的全息光学元件.文中还提......
SoC设计很大程度上依赖于IP核的可重用性.由于各IP核中时钟延时的不同,要将IP核集成到一个同步SoC中时钟分布变得很难.本文介绍了......