一种带宽自适应的包对测量算法

来源 :全国第17届计算机科学与技术应用(CACIS)学术会议 | 被引量 : 0次 | 上传用户:chenbenxia
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
包对算法是目前网络瓶颈带宽测量的主要方法.由于受时钟粒度的限制,基本包对算法本身存在着固有的测量误差;当带宽估测者时钟分辨率大于探测包对时间间隔时,带宽测量精度无法保证.论文通过包对测量模型原理及误差分析,提出并实现了一种带宽自适应包对测量算法,该算法根据实测带宽动态调整发送探测包的大小,减少了时钟分辨率对测量精度的影响.实际测试表明,自适应包对算法比传统包对算法具有更高的准确性和稳定性.
其他文献
用户参与户型设计是种先进的设计理念,可使用户在既定购置房屋投资下,获得最适合自己的户型配置.但是,面向用户订制应用也对户型设计系统提出了更多更高的要求,尤其是快速生成和修改的功能及和整个房屋管理系统无缝拼接的功能.本文详细介绍了一个面向用户订制的户型设计、编辑生成系统的结构、组成、功能,并具体阐述了户型图的参变量交互设计,户型的数据结构以及XML数据文件的设计生成等关键技术及其实现.根据本文所述方
针对现有分层层次细节算法在处理大规模复杂模型时存在预处理时间过长的问题,提出了一种面向流程工厂模型的快速分层层次细节算法。在深入分析流程工厂模型构成特征的基础上,利用管子及其元件的拓扑关系和构成特征,在体元级别对其进行合并简化,并基于几何参数和形状特征计算各体元的层次细节.实验结果表明,该方法能够在保证模型校审所需精度的前提下,将具有一千万左右面片的复杂流程工厂模型的预处理时间控制在7分钟以内,同
本文首先介绍的产品全生命周期和计算机支持的协同工作的背景知识,在此基础上提出了CSCW系统的协同工作如何看做支持PLM各个阶段工作的问题,针对此问题,本文根据CSCW系统特征和PLM的各阶段任务,设计了“面向PLM的CSCW系统框架”,并对该框架的功能模块和相互协同工作关系进行了详细研究,然后论述了面向PLM的CSCW系统的三种关键技术和系统框架的实现.最后阐述了本文研究中存在的不足和以此为基础以
本文依据有向图理论提出了去并拟合方法,由此导出了对于几何约束求解问题的去并拟合的并行处理及串行处理策略,进而得到了一套求解几何约束问题的完备算法。通过将该理论引入到参数化CAD的设计中,使得在算法复杂度增加不大的情况下,几何自动作图的范围大大拓宽,同时我们尝试将其应用于智能动态几何软件的设计中,取得了较好的结果.
进化设计是模拟产品进化过程的智能设计,借用特征函数和拓扑函数提出了一种3D造型进化设计基因组的构造方法。3D造型的结构基元为特征,特征的功能表面和参数能够与环境交互作用显现自主性,由此建立了由特征及其拓扑构成的造型基因组模型.以CAD造型软件的接口函数API组合成特征函数和拓扑函数,将特征及其拓扑函数作为基因编码运用遗传算子来进行造型的进化设计.该编码方式能够从长期积累的CAD造型数据中检索抽取造
提出了一种新型的包围盒:分离包围盒对(SBVPs).SBVPs的空间形态和位置由两个模型的相对位置所决定,这使得它不仅可以快速检测出分离模型,而且在模型相交情况下有效的缩小求精的范围.本文将给出计算凹体模型的近似SBVPs方法及一种适用于穿刺区域的详细检测算法。实验证明,基于SBVPs的碰撞检测算法能高效平衡的处理无拓扑信息物体的分离、碰撞、尤其是穿刺等复杂情况.
在研究基本理论和技术方法的基础上,提出了虚拟样机协同仿真平台的体系结构和功能框架,自主开发了“虚拟样机协同仿真平台”系统.该系统主要包括了工作流管理、数据模型管理、团队管理和项目管理等功能模块,能够支持复杂产品从设计、仿真、分析和优化的整个多学科协同开发过程,实现了对协同仿真相关的项目、人员,模型、数据和工作流等资源的集成化管理,为复杂产品振动压路机的开发与实施提供了设计,仿真和资源管理的支撑.
本文给出了一种基于网格表示的线条画风格转换的方法。通过获取线条画中笔画的几何属性,把笔画的特征点进行网格化,运用形状演化的理论改变网格中多边形的形状,进而改变线条画中各笔画的相对位置和排列,使线条画呈现不同的风格.跟以前的工作相比,线条画的风格不仅包括每个笔画的几何属性,还包括各笔画的位置和组合的效果,在此基础上,采用网格化后变形的方式,实现了对线条画的总体风格的转换.文章最后通过一些实例验证了方
本文提出了一种加权的限定Delaunay三角剖分的算法。给出了线段在平面点集的带权Delaunay三角化中存在的条件,并利用局部特征尺寸的概念指导剖分域中的点的权的赋值,采用加权的Delaunay细化的方法来改进网格的质量。同时,通过为剖分域中的点赋一个很小的权值,较好地解决了三角剖分时的退化情况.最后,给出了一个剖分实例并与以前的算法进行了对比.
特征为2的有限域适合椭圆曲线密码系统(ECC)的硬件实现.本文通过对ECC算法进行研究,从点乘与群运算层的设计出发,给出了一种ECC加密算法的FPGA实现方案.该方案具有较好的通用性,适合硬件实现.测试结果表明,在域F2233中,50M时钟下点乘速度为239.8次/秒,加密速度5.1×104bit/s,与现有的一些设计相比,在时间复杂度上有所提高.