论文部分内容阅读
总线控制器是1553B总线通讯的单故障点,对于高可靠、强实时需求的1553B总线控制系统,需要进行总线控制器的自主式容错设计。本文采用单总线机内三冗余方案解决了总线控制器在强实时系统中的可靠性设计问题,结合“单主”总线的具体特点,阐述了系统的结构划分、容错机理及实现方案,并通过故障模拟试验验证了容错方案的有效性。这种采用同步和异步处理方式相结合、三冗余自检和互检体制并用的系统级容错设计方案具有通用性和一般性,除用作总线通讯外,还可以作为其它存在非对等条件的三冗余系统的可选方案。