一种高性能图像匹配处理加速部件的设计与实现

来源 :第十七届计算机工程与工艺年会暨第三届微处理器技术论坛 | 被引量 : 0次 | 上传用户:lalabingku
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
  本文设计和实现了一款高速图像匹配处理加速部件。它能够支持128比特接口的高速数据传输,模块化的逻辑结构,以及针对图像匹配需求的高速处理电路。重点研究了该部件的算法,高速数据网络接口结构及各子模块功能结构的实现。
其他文献
  基于目录的Cache一致性协议在片上多处理器(Chip Multiprocessor,CMP)中被广泛采用。每当处理器读写请求未命中时,都要先查询目录表,然后才会访问数据,这会增加数据的访
  本文分析了Register File (RF)结构中译码、读电路和写电路等不同部分静态功耗和动态功耗的构成,提出了符合RF物理结构和工作方式的功耗仿真方法,并基于特定工艺完成了RF各
  本文对X型DSP芯片乘法部件进行时序分析,得出关键路径为双精度浮点乘法的实现;然后采用基于预处理、结构调整和逻辑复制的思想对关键路径进行优化设计;最后在45nm CMOS工艺
新寄语  2015年,ES与你相伴。作为最忠实的E粉,你有什么话想对我们说?来吧,写下你们最想说的话:阅读杂志的感想与心得,与杂志相伴成长的故事,对杂志未来的期望和祝福,等等。我们每
  本文针对多核微处理器设计中核间通信问题提出了一种多层通道多条链路并且无阻塞的双向环形互连结构.多层通道可以消除不同类型请求之间的相互打扰;读写通道层上双链路可
  本文提出一种64位加法器的结构.二进制数加法是微处理器最基本的和常用到的操作.加法器的设计实现直接影响着微处理器的性能.并行前缀加法器是加快二进制数加法的通用技
会议
  本文提出了一种基于两级域Cache一致性(CC,Cache Coherent)扩展协议的报文路径信息在(C++ (SystemC)、Verilog)软硬件混合语言验证系统中的提取与可视化方法.该方法首先
会议
  网络安全态势感知是当前分析复杂网络安全态势的有效方法之一。本文描述了网络安全态势感知的概念和模型,提出了基于多源数据融合的网络安全态势感知模型。采取基于信息融
学位
随着计算机发展水平的提高,数字信号处理器正逐渐转向大规模、高精度、宽并行方向发展。在高速数字信号处理中,由于浮点数能够提供较高的精度和较大的数据表示范围,浮点运算已