论文部分内容阅读
随着高速数字电路和高集成芯片技术的快速发展,更多的高速信号需要在高速互连中传输。然而,高速信号在传输过程中会经历时延、反射、衰减以及串扰的影响,PCB作为整个电路系统的支撑,其传输特性非常重要。因此越来越多的高速电路和PCB的设计者都将注意力集中在解决信号完整性问题上。在此基础上,以FPGA为核心构建了高性能、高密度异构加速卡,并结合该系统讨论了破坏信号完整性的原因及应对措施,在PowerSI环境下对关键线路进行了仿真,仿真结果说明应对措施有效可行。