论文部分内容阅读
自数字通信的概念提出以来,实现通信系统的全数字化就成为了科学家和工程师们的梦想。如今,通信系统的数字化部分已经由当初的编解码延伸到了调制解调,使得发射机与接收机的数字化程度越来越高。软件无线电的思想是将A/D转换器尽可能靠近天线,利用一个通用的硬件平台,通过软件编程来实现大量的数字信号处理的任务,这样使得设计更加灵活,简单和快速。数字化和软件化成为了当今通信系统发展的趋势。
传统的ASIC芯片,由于其研发周期长,前期投入大以及不可编程性,已经不能满足现代通信技术的快速发展。FPGA(Field Programmable Gate Array)的出现为解决这一矛盾提供了很大的帮助。它设计周期短,成本低,有很好的可编程性,还具备超强的并行计算能力,这对于通信平台的设计至关重要。同时,生产厂家提供大量的IP核,使得工程师在设计过程中更加方便。随着FPGA成本的不断下降,它在现代通信平台的设计中发挥着越来越大的作用。
鉴于以上的背景,作者针对数字调制解调器中的成型滤波器,上下变频和时钟恢复三项技术进行了深入研究,阅读大量资料,研究相关算法,对算法中的参数进行了优化,对FPGA的实现结构进行设计,并给出了这三项技术的FPGA实现方法。文章最后给出了各个模块的仿真和测试结果,结果显示本文所提出的实现方法技术性能稳定、结构简单、工作可靠。