DVI接收端模拟部分电路研究与实现

被引量 : 0次 | 上传用户:kinggaoblog
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
1999年,DDWG工作小组发布了数字视频接口标准DVI1.0标准,DVI技术的出现,革新了整个视频接口技术和市场。DVI作为一种优秀的视频接口技术,一经提出,就迅速得到世界范围内业界人士和厂商的大力支持,经过十四年的发展,如今DVI接口在视频领域中的应用非常广泛。DVI接口采用TMDS传输协议,支持从VGA到UXGA的显示标准,单条TMDS链路时钟频率为25MHz~165MHz,数据速率为250Mbps~1.65Gbps。本文基于DVI1.0标准,对TMDS数据传输模式、TMDS链路结构以及DVI接口系统结构进行分析,给出了DVI接收端数据流向的功能框图,并且针对各个模块进行功能分析,重点研究了DVI接收端模拟部分电路的实现,主要包括三个部分:高速差分接收单元、3倍过采样数据恢复电路和12相等相位差时钟输出电荷泵锁相环电路。详细介绍这些功能模块的电路实现原理,并且在仔细研究常用电路结构性能的基础上,对电平转换电路、鉴频鉴相器、电荷泵、压控振动器等传统电路结构分别进行优化,提出创新解决方案。本文采用SMIC0.11μm混合工艺,使用Cadence公司的Virtuoso工具实现电路设计; Spingsoft公司的Laker工具完成版图设计;整体版图面积为264x145μm2。使用Synopsys公司的Hspice软件完成对电路的前仿真和版图的后仿真。后仿真结果表明,电路性能比较理想,完全能够满足DVI1.0标准数据传输要求。VGA分辨率模式时,接收时钟频率为25MHz,数据速率为250Mbps,PLL在3.6μs内锁定,系统在5.3μs内稳定工作,时钟信号周期间抖动峰-峰值为1.36%; UXGA分辨率模式时,接收时钟频率为165MHz,数据速率为1.65Gbps,PLL在2μs内锁定,系统在4.5μs内稳定工作,时钟信号周期间抖动峰-峰值为0.59%。
其他文献
<正>虽然直到19世纪末20世纪初,管理学才作为一门相对独立的科学,但管理实践和管理思想在人类历史上却早已随着原始氏族制度的瓦解和早期部落制国家的形成而出现。作为四大文
生涯规划是大学生面临的重要问题,也是各高校考核教学成果标准之一,选择何种职业规划教育方法,有效促进大学生生涯规划能力的提高已成为各机构研究的重要课题。基于此,介绍了
随着社会转型的加快,农业生产率不断提高,女性自主意识得以加强,越来越多的农村女性加入到务工的行列,从事非农就业。农村女性务工,不仅对其经济地位、社会地位以及自身的全
根据创新经济学及其衍生理论相关观点,高管创新动机与创新战略决策能力对企业技术创新动力与路径选择具有重要影响。基于线性与非线性分析整合视角,运用中国民营中小上市公司
由于具有传统银行无可比拟的优势,网上银行在我国的发展非常迅速。但是,纵观我国网上银行现状会发现我国的网上银行存在发展问题。本文分析了当前我国网上银行发展中存在的一
本文以胡萝卜、大豆为原料,通过运用质构仪、Z-5000原子吸收分光光度计;磁力搅拌器;干燥箱等仪器,对添加不同浓度的豆乳、不同质量的GDL、胡萝卜以及不同凝固温度下加工而成
随着我国经济的快速发展,上市公司得到了飞速发展,数量不断增加,规模也逐步扩大,上市公司成为社会经济活动的重要力量。但是,上市公司的会计信息披露尚存在诸多一些问题,严重
1研究背景炎症反应与氧化应激密切相关,炎症失衡往往伴随氧化应激损伤,在生物进化中,炎症反应与氧化应激应相对协调,既可有效清除抗原,又使炎症反应与氧化应激维持在合理水平,减少
随着社会的快速发展和对环境的日益关注,汽车作为人类的主要交通工具之一,其噪声和振动性能引起人们的重点关注。汽车噪声与振动是衡量汽车好坏的一项非常重要的指标,顾客对
"让孩子赢在起跑线上"成了当前家长群体中最流行的一种观念,也成为各种教育机构说服家庭掏腰包的有力口号。这一观念支配的教育行动所产生的后果就是过早教育、过度教育,这个