论文部分内容阅读
本文研究的就是高速采样ADC和时钟信号两方面的内容,同时在对采样性能和时钟抖动的研究基础上实现了对时钟抖动的测量电路设计。
在论文的第一章介绍了ADC采样技术的应用、发展历史、工艺概况和发展趋势,然后结合时钟信号抖动(JITTER)对通信系统的影响介绍了JITTER的定义、分类和分析,最后介绍了采样时钟JITTER和ADC性能的关系,引出了本文要研究的内容。
第二章介绍了时钟信号的产生和特点,对原子钟、晶体振荡器到锁相环产生的时钟信号进行了分析和概括。第三章是对ADC采样原理和ADC性能分析的介绍,首先介绍了ADC转换的原理,包括采样的原理、采样中的噪声和采样电路的基本结构,量化原理、直接量化和信号预处理后的量化技术,然后介绍了高速ADC的结构分类和ADC的静态和动态性能参数。
第四章是本文中重要的一部分,它是有关ADC采样和采样时钟抖动之间关系的分析和仿真,推导了采样时钟抖动和ADC输入信号之间的关系、时钟抖动和ADC信噪比SNR之间的关系以及时钟抖动和相干采样ADC输出码之间的关系,然后作了以下的几个仿真。第五章利用ADC采样测量时钟性能的电路实现和测量结果。在最后的附录里介绍了一些论文中用到的分析方法和基本概念以及电路实物图。