论文部分内容阅读
短波通信在近代通信中占有极其重要的地位。随着短波通信技术的进步,以及电离层的不可摧毁性,使它具有很强的抗毁能力,所以短波通信始终是战术通信、应急通信和战略指挥通信的重要手段。目前短波电台设备的测试主要是进行长时间的外场测试,这样不仅成本高,而且操作麻烦,受外界环境影响大。鉴于节省时间、人力和财力的考虑,研发出一种能够在室内模拟各种短波信道条件的测试设备是有必要的。本文讨论了短波通信的基本理论知识和Watterson数字信道模型,短波信道模拟器对时延有高精度的要求,论文重点讨论了时延的程序算法,完成了基于DSP的时延系统的软硬件设计。论文讨论多速率信号处理理论以及设计一个满足抽取或内插(抗混叠)要求的数字滤波器的结构。并根据这些理论,在matlab中编程实现时延算法的仿真测试。在设计时延系统中,硬件系统全部采用数字电路实现。同时,在DSP的程序算法中利用内插操作实现提高采样率,采用序列时延方式完成高精度时延随后进行抽取操作,并优化算法程序。文中还设计了DSP系统的引导系统。通过上位机将时延算法程序在DSP开发集成环境CCS软件中实现软件仿真测试,以及在硬件系统中进行硬件仿真测试。根据matlab软件和DSP的软硬件进行仿真测试的结果表明,本时延系统实现了预定的功能,基本上符合课题时延要求。在本文最后部分,结合自己研究的认识和体会,总结了课题研究的难点和重点,并指出了本文研究的不足之处。