论文部分内容阅读
论文以某雷达信息处理机的开发为背景,对雷达信息处理机中的数据高速传输问题进行研究,并工程设计通信接口实现了信息处理机数据高速稳定的交互传输。论文首先介绍了PD雷达测速的基本原理及其系统组成,对雷达信息处理机的主要功能和两大跟踪环路进行了深入研究,并介绍了项目中雷达信息处理机的功能组成。接着,论文对信息处理机内部的典型数据高速传输——主处理与预处理板之间的数据高速传输进行了研究,根据其需求特性,设计了预处理与主处理之间的LVDS接口、主处理FPGA与DSP之间的McBSP0和McBSP1接口,并在McBSP1接口中结合使用了EDMA和PING-PONG缓存技术。通过软件设计和实际调试,实现了主处理与预处理板之间的数据高速稳定传输。最后,论文研究了信息处理机与雷达主控计算机之间的数据高速传输,根据其需求特性,设计了主处理DSP与FPGA之间的EMIF接口、主处理FPGA与雷达主控计算机的HDLC接口。论文还对EMIF接口和HDLC接口进行了软件设计和仿真,验证了设计的可行性与合理性。上述数据高速传输接口经过了系统联调,满足了设计需求,已投入了实际应用。